XAUI


XAUI
10ギガビット・アタッチメント・ユニット・インタフェース(XAUI / Z aʊ I / ZOW -ee)延長するための規格であるXGMII間(10ギガビット・メディア・インディペンデント・インタフェース)MAC及びPHYの層10ギガビット・イーサネット(10GbEのは)の節47に定義されIEEE802.3標準。この名前は、10を意味するローマ数字のXと、「AttachmentUnitInterface」のイニシャルを連結したものです。
XGMIIエクステンダーの目的は、MAC側のXGXS(XGMIIエクステンダーサブレイヤー)、PHY側のXGXS、およびそれらの間のXAUIで構成され、XGMIIの動作距離を延長し、インターフェイス信号。アプリケーションには、回路基板全体に分散された10ギガビットイーサネットシステムのMACコンポーネントとPHYコンポーネントの間で可能な物理的分離を拡張することが含まれます。

コンテンツ
1 手術 2 RXAUI 3 アプリケーション
3.1 使用目的 3.2 稼働率 3.3 機能の割り当て
4 も参照してください
5 参考文献
6 外部リンク

手術
XGMIIエクステンダーには次の特徴が
XGMIIへの単純な信号マッピング
独立した送信および受信データパス
XGMII32ビットデータと制御を伝達する4つのレーン
低電圧振幅(1600 mV p-p)の差動信号
セルフタイムインターフェイスにより、PCSへのジッタ制御が可能になります
他の10Gbit / sインターフェースとの共有テクノロジー
他の10ギガビット/秒イーサネットブロックとの共有機能
8b / 10bエンコーディングの利用
以下は、XGXSおよびXAUIの主要な概念のリストです。
オプションのXGMIIエクステンダーを調整サブレイヤーとPHY(物理レイヤー)の間に挿入して、XGMIIの物理的到達範囲を透過的に拡張し、インターフェイスのピン数を72から16に減らすことができます。
XGMIIは4つのレーンに編成され、各レーンは関連するクロックの各エッジでデータオクテットまたは制御文字を伝達します。ソースXGXSは、XGMIIレーンのバイトを自己クロックのシリアル8b / 10bエンコードデータストリームに変換します。4つのXGMIIレーンのそれぞれは、4つのXAUIレーンの1つを介して送信されます。
ソースXGXSは、XGMIIアイドル制御文字(フレーム間)を8b / 10bコードシーケンスに変換します。宛先XGXSは、各XAUIレーンからクロックとデータを回復し、4つのXAUIレーンをシングルクロックXGMIIにデスキューします。
宛先XGXSは、フレーム間コードシーケンスをXGMIIアイドル制御文字に変換する前に、クロックレートの不一致を補正するために、必要に応じてフレーム間を追加または削除します。
XGXSは、IEEE802.3仕様の第48節で指定されている10GBASE-XPCSおよびPMAと同じコードおよびコーディング規則を使用します。
4つの受信レーンと送信レーンはそれぞれ3.125Gbit / sの速度で動作します。
XAUIには、一種の自動スキュー解除を使用してレーン間信号スキューイングの問題を克服する機能が組み込まれています。信号は、4つのレーンのルーティングを正確に一致させることなく、XAUIラインの送信機側で起動でき、信号は受信機で自動的にスキューが解除されます。

RXAUI
低減ピンはアタッチメントユニットインタフェース拡張(RXAUIが)によって作成された独自の変形例であるマーベルとデューンネットワーク (後ブロードによって取得された )インタフェースのピン数を減少させることにより、ポート密度を高めることを目的としました。3.125 Gbit / sで実行されている標準XAUIの4つのレーンは、6.25 Gbit / sの2つのレーンに置き換えられています。したがって、集積回路の16ピン(4つの送信+ 4つの受信差動ペア)は、1つのXAUIポートまたは2つのRXAUIポートのいずれかを提供できます。
明細書はまた、RXAUIアダプタにXAUIを定義し、そして、実装提供VerilogのRTLコード。 FPGAベンダーは、独自の実装をIPブロックとして提供しています。
アプリケーション編集

使用目的
オプションのXGMIIエクステンダーとしてのXAUIの実装は、主に、プリント回路基板上のトレースで実装されたチップ間(集積回路から集積回路)インターフェイスとして意図されています。XGMIIが電気的に約7cmの距離に制限されている場合、XGMIIエクステンダーは最大約50cmの距離を許可します。

稼働率
XGMII Extenderは、XGMIIの10ギガビット/秒のデータレートをサポートします。10ギガビット/秒のMACデータストリームは、XGMIIで4つのレーンに変換されます(送信用の調整サブレイヤーまたは受信用のPHYによって)。各レーンのバイトストリームは、3.125の名目レートでXAUI横切って伝送するためのXGXSによって8B / 10B符号化であるギガボー。XGMIIエクステンダーのPHY側のXGXS(PHY XGXS)とRS側のXGXS(DTE XGXS)は、独立したクロックで動作する場合が

機能の割り当て
XGMII Extenderは、調整サブレイヤーおよびPHYデバイスに対して透過的であり、DTE送信および受信データパスで同様の機能と対称的に動作します。XGMII Extenderは、論理的には、各方向のXAUIデータパスで相互接続された2つのXGXSで構成されています。1つのXGXSは、DTE送信パスのXAUIデータパスへの送信元として、および受信パスの宛先として機能します。もう1つのXGXSは、送信パスの宛先と受信パスの送信元です。各XAUIデータパスは、4つのシリアルレーンで構成されています。XGMII Extenderのすべての仕様は、XGMIIからXAUIへの変換、およびXGMIIへの変換を想定して記述されていますが、XGMII Extenderが指定されたすべての変換が行われたかのように動作する場合は、他の手法を使用できます。この一例は、オプションのXAUIを10GBASE-LX4 8b / 10b PHYで使用することです。ここで、調整サブレイヤーに接続するXGXSは、PHYに必要なPCSおよびPMA機能を提供します。この場合、XAUIのPHY側にXGXSレイヤーは必要ありません。ただし、PHYジッター要件を満たすために、XAUIに導入されたジッターを除去する手段 も参照してください

ミディアムアタッチメントユニット
小型フォームファクタのプラガブルトランシーバ
ギガビットインターフェースコンバーター
デバイス帯域幅のリスト

参考文献
^ 「条項47。XGMIIエクステンダーサブレイヤー(XGXS)および10ギガビットアタッチメントユニットインターフェイス(XAUI)」。IEEE Std 802.3-2008セクション4 (PDF)。電気電子学会。2008. pp。211–224 。
^ Marvell MV-S 105386-00RXAUIインターフェースおよびRXAUIアダプターの仕様 ^ Dune Networks DN-DS-RXAUI-Spec v1.0、RXAUI-縮小ピンXAUI ^ Broadcomは、Dune Networksを1億7800万ドルで購入し、めちゃくちゃ高速なネットワークチップを製造しています ^ ザイリンクス、 LogiCORE IP RXAUI v2.1 ^ アルテラ、 10ギガビット縮小XAUIPCSコア製品概要

外部リンク
IEEE標準の公式XAUIドキュメント
802.3標準の全文
アルテラの10GbイーサネットXAUIソリューション
ザイリンクスの10GbイーサネットXAUIソリューション
Snowbush IP XAUI PHY
XAUIインターフェイス10geaホワイトペーパーがアーカイブされました